|  |  | 
                                
                                    |  |  | 
                                
                                    |  |  | 
                                
                                    |  |  | 
                                
                                    |  |  | 
                                
                                    |  |  | 
                                
                                    |  |  | 
                                
                                    |  |  | 
                                
                                    |  |  | 
                                
                                    |  | 
                                            
                                                | 168-pin Ceramic Pin Grid Array |  | 
                                
                                    |  |  | 
                                
                                    |  | 
                                            
                                                | Clock Control- Normal State
 - Stop Grant State
 - Stop Clock State
 - Auto Halt Power Down State
 System Management Mode
 Low frequency operation (clocked down to 0 MHz)
 |  | 
                                
                                    |  |  | 
                                
                                    | 
                                            
                                                | Temperaturbereich (min - max): |  |  | 
                                
                                    | 
                                            
                                                | Verlustleistung (min/normal/max): |  |  | 
                                
                                    |  | 
                                
                                    |  |  | 
                                
                                    |  | 
                                            
                                                | CMOS (Complementary Metal Oxide Semiconductor) |  | 
                                
                                    |  |  | 
                                
                                    |  |  | 
                                
                                    |  |  | 
                                
                                    |  |  | 
                                
                                    |  |  | 
                                
                                    |  |  | 
                                
                                    |  |  | 
                                
                                    |  |  | 
                                            
                                                | - gemeinsamer Befehls- und Datencache- write-through
 |  | 
                                
                                    | 
                                            
                                                | Arithmetic-Logic-Einheit (ALU)Cachespeicher-Einheit (CU)
 Segmentier-Einheit (SU)
 Speicherverwaltungs-Einheit (PU)
 Übersetzungspuffer (TLB)
 BUS-Schnittstellen-Einheit (BIU)
 Speichervorgriffs-Einheit
 |  | 
                                
                                    |  | 
                                            
                                                | Integriertes Speichermanagement- Paged, Virtual Memory Support
 - 4-Level Speicherschutz
 Befehlsdecodierung
 Parallele Befehlsausführung (Pipelining)
 Paritätsprüfung
 Burst-Modi zur Beschleunigung externer Zugriffe
 |  | 
                                
                                    | 
                                            
                                                | Multiprozessorunterstützung: |  |  | 
                                
                                    |  |  |